PCI8324A/B/AF/BF PCI總線數據采集卡簡明手冊
聲明:您必須遵守我們的協(xié)議,如果您下載了該資源行為將被視為對《電天下賬號管理規(guī)范》全部內容的認可,本網站資源來自原創(chuàng),僅供用于學習和交流,請勿用于商業(yè)用途。如有侵權、不妥之處,請舉報本資源,我們將及時審核處理!
PCI8324A/B/AF/BF PCI總線數據采集卡簡明手冊
PCI8324A/B/AF/BF PCI總線數據采集卡簡明手冊。
文本預覽
PCI8324A/B/AF/BF 簡明手冊
一、主要性能指標
1. 輸出通道數:4路(A型、AF型)/8路(B型、BF型)可選
2. 輸出信號范圍:(標*為出廠標準狀態(tài))
DA方式:0~2.5V;0~5V;0~10V(*);±2.5V;±5V;±10V
3. D/A轉換分辨率:16位
4. 最高DA輸出速率:100K/CH
5. 對于AF型和BF型板卡,板上帶緩沖區(qū)(FIFO):8K
6. DA輸出觸發(fā)方式:軟件啟動方式/外觸發(fā)/內部定時觸發(fā)
7. 2路格雷碼計數器(TTL電平)
8. 24路TTL電平開關量輸入
9. 16路TTL電平開關量輸出
10.使用環(huán)境要求: 工作溫度:10℃~40℃
相對濕度:40%~80% RH
存貯溫度:-55℃~+85℃
11. 外形尺寸:175.6mm X 98.3mm
二、布局圖(圖中跳線陰影部分為出廠配置)
圖 1
三、操作說明
1.板卡出廠設置
本卡出廠所有通道上電后初始值為0V,輸出范圍為0~10V輸出,具體跳線設置請參考圖1。
2.跳線說明:
在下列圖示中的陰影部分表示短接跳線的位置JP1:控制DA輸出通道1和輸出通道2的極性,具體設置如圖2:
圖2 輸出極性跳線設置
JP2:控制DA輸出通道3和輸出通道4的極性,具體設置參考圖2
JP3:控制DA輸出通道5和輸出通道6的極性,具體設置參考圖2
JP4:控制DA輸出通道7和輸出通道8的極性,具體設置參考圖2
圖3 輸出范圍跳線設置
當極性選擇是單極性時表示DA輸出范圍是0~10V
當極性選擇是雙極性時表示DA輸出范圍是-10V~+10V
當極性選擇是單極性時表示DA輸出范圍是0~2.5V
當極性選擇是雙極性時表示DA輸出范圍是-2.5V~+2.5V
當極性選擇是單極性時表示DA輸出范圍是0~5V
當極性選擇是雙極性時表示DA輸出范圍是-5V~+5V
JP5:控制DA輸出通道1的范圍,具體設置參考圖3
JP6:控制DA輸出通道2的范圍,具體設置參考圖3
JP7:控制DA輸出通道3的范圍,具體設置參考圖3
JP8:控制DA輸出通道4的范圍,具體設置參考圖3
JP9:控制DA輸出通道5的范圍,具體設置參考圖3
JP10:控制DA輸出通道6的范圍,具體設置參考圖3
JP11:控制DA輸出通道7的范圍,具體設置參考圖3
JP12:控制DA輸出通道8的范圍,具體設置參考圖3
JP13:控制DA輸出通道1到通道4的上電輸出值,
短路時上電輸出當前范圍最小值;開路時上電輸出當前范圍的中間值
JP14:控制DA輸出通道5到通道8的上電輸出值,
短路時上電輸出當前范圍最小值;開路時上電輸出當前范圍的中間值
一般為了使上電時輸出0V電壓,單極性時將JP13JP14短路,雙極性時將JP13JP14開路
注意:當選擇輸出范圍是2.5時相應通道無法調滿。
3.關于調零、調滿
W1為DA輸出通道1的調滿寄存器,W2為DA輸出通道1的調零電位器
W3為DA輸出通道2的調滿寄存器,W4為DA輸出通道2的調零電位器
W5為DA輸出通道3的調滿寄存器,W6為DA輸出通道3的調零電位器
W7為DA輸出通道4的調滿寄存器,W8為DA輸出通道4的調零電位器
W9為DA輸出通道5的調滿寄存器,W10為DA輸出通道5的調零電位器
W11為DA輸出通道6的調滿寄存器,W12為DA輸出通道6的調零電位器
W13為DA輸出通道7的調滿寄存器,W14為DA輸出通道7的調零電位器W15為DA輸出通道8的調滿寄存器,W16為DA輸出通道8的調零電位器
注意:本卡出廠時已經按照 0~10V 的缺省設置調節(jié)好零度和滿度,用戶即使在使用其它通道輸出范圍和極
性時一般情況下也不需要再次調整,如果用戶在使用過程中現(xiàn)必須調節(jié)的情況,應使用七位半以上的高精度
數字表調節(jié)。
四、端口定義
1. J1端口定義
J1為37芯D型頭,包括了模擬和數字兩部分的接口
圖4J1端口定義
模擬部分:
其中DAO1~DAO8分別對應DA輸出的1~8通道
AGND是模擬信號地
數字部分:
EI是表示外觸發(fā)信號輸入
OCLK為內部時鐘輸出,實際使用中可作為多塊DA卡的同步信號。
CLK1、CLK2是計數器輸入端,它們對應了兩個16位格雷碼計數器
DO1~DO16對應16路開關量輸出
GND是數字信號地
注意:模擬信號接模擬地,數字信號接數字地,OCLK和模擬信號要盡量遠離,
如果有可能不要將GND和AGND短路
表1 37芯D型頭輸出端口定義
D型頭管腳號 信號定義 D型頭管腳號 信號定義
1 DO16 20 DO15
2 DO14 21 DO13
3 DO12 22 DO11
4 DO10 23 DO9
5 DO8 24 DO7
6 DO6 25 DO5
7 DO4 26 DO3
8 DO2 27 DO1
9 CLK1 28 CLK2
10 EI 29 OCLK
11 GND 30 AGND
12 DA8 31 AGND
13 DA7 32 AGND14 DA6 33 AGND
15 DA5 34 AGND
16 DA4 35 AGND
17 DA3 36 AGND
18 DA2 37 AGND
19 DA1
表2 37芯D型頭與扁平電纜管腳對應表
D型頭管腳號 扁平電纜管腳號 D型頭管腳號 扁平電纜管腳號
1 1 20 2
2 3 21 4
3 5 22 6
4 7 23 8
一、主要性能指標
1. 輸出通道數:4路(A型、AF型)/8路(B型、BF型)可選
2. 輸出信號范圍:(標*為出廠標準狀態(tài))
DA方式:0~2.5V;0~5V;0~10V(*);±2.5V;±5V;±10V
3. D/A轉換分辨率:16位
4. 最高DA輸出速率:100K/CH
5. 對于AF型和BF型板卡,板上帶緩沖區(qū)(FIFO):8K
6. DA輸出觸發(fā)方式:軟件啟動方式/外觸發(fā)/內部定時觸發(fā)
7. 2路格雷碼計數器(TTL電平)
8. 24路TTL電平開關量輸入
9. 16路TTL電平開關量輸出
10.使用環(huán)境要求: 工作溫度:10℃~40℃
相對濕度:40%~80% RH
存貯溫度:-55℃~+85℃
11. 外形尺寸:175.6mm X 98.3mm
二、布局圖(圖中跳線陰影部分為出廠配置)
圖 1
三、操作說明
1.板卡出廠設置
本卡出廠所有通道上電后初始值為0V,輸出范圍為0~10V輸出,具體跳線設置請參考圖1。
2.跳線說明:
在下列圖示中的陰影部分表示短接跳線的位置JP1:控制DA輸出通道1和輸出通道2的極性,具體設置如圖2:
圖2 輸出極性跳線設置
JP2:控制DA輸出通道3和輸出通道4的極性,具體設置參考圖2
JP3:控制DA輸出通道5和輸出通道6的極性,具體設置參考圖2
JP4:控制DA輸出通道7和輸出通道8的極性,具體設置參考圖2
圖3 輸出范圍跳線設置
當極性選擇是單極性時表示DA輸出范圍是0~10V
當極性選擇是雙極性時表示DA輸出范圍是-10V~+10V
當極性選擇是單極性時表示DA輸出范圍是0~2.5V
當極性選擇是雙極性時表示DA輸出范圍是-2.5V~+2.5V
當極性選擇是單極性時表示DA輸出范圍是0~5V
當極性選擇是雙極性時表示DA輸出范圍是-5V~+5V
JP5:控制DA輸出通道1的范圍,具體設置參考圖3
JP6:控制DA輸出通道2的范圍,具體設置參考圖3
JP7:控制DA輸出通道3的范圍,具體設置參考圖3
JP8:控制DA輸出通道4的范圍,具體設置參考圖3
JP9:控制DA輸出通道5的范圍,具體設置參考圖3
JP10:控制DA輸出通道6的范圍,具體設置參考圖3
JP11:控制DA輸出通道7的范圍,具體設置參考圖3
JP12:控制DA輸出通道8的范圍,具體設置參考圖3
JP13:控制DA輸出通道1到通道4的上電輸出值,
短路時上電輸出當前范圍最小值;開路時上電輸出當前范圍的中間值
JP14:控制DA輸出通道5到通道8的上電輸出值,
短路時上電輸出當前范圍最小值;開路時上電輸出當前范圍的中間值
一般為了使上電時輸出0V電壓,單極性時將JP13JP14短路,雙極性時將JP13JP14開路
注意:當選擇輸出范圍是2.5時相應通道無法調滿。
3.關于調零、調滿
W1為DA輸出通道1的調滿寄存器,W2為DA輸出通道1的調零電位器
W3為DA輸出通道2的調滿寄存器,W4為DA輸出通道2的調零電位器
W5為DA輸出通道3的調滿寄存器,W6為DA輸出通道3的調零電位器
W7為DA輸出通道4的調滿寄存器,W8為DA輸出通道4的調零電位器
W9為DA輸出通道5的調滿寄存器,W10為DA輸出通道5的調零電位器
W11為DA輸出通道6的調滿寄存器,W12為DA輸出通道6的調零電位器
W13為DA輸出通道7的調滿寄存器,W14為DA輸出通道7的調零電位器W15為DA輸出通道8的調滿寄存器,W16為DA輸出通道8的調零電位器
注意:本卡出廠時已經按照 0~10V 的缺省設置調節(jié)好零度和滿度,用戶即使在使用其它通道輸出范圍和極
性時一般情況下也不需要再次調整,如果用戶在使用過程中現(xiàn)必須調節(jié)的情況,應使用七位半以上的高精度
數字表調節(jié)。
四、端口定義
1. J1端口定義
J1為37芯D型頭,包括了模擬和數字兩部分的接口
圖4J1端口定義
模擬部分:
其中DAO1~DAO8分別對應DA輸出的1~8通道
AGND是模擬信號地
數字部分:
EI是表示外觸發(fā)信號輸入
OCLK為內部時鐘輸出,實際使用中可作為多塊DA卡的同步信號。
CLK1、CLK2是計數器輸入端,它們對應了兩個16位格雷碼計數器
DO1~DO16對應16路開關量輸出
GND是數字信號地
注意:模擬信號接模擬地,數字信號接數字地,OCLK和模擬信號要盡量遠離,
如果有可能不要將GND和AGND短路
表1 37芯D型頭輸出端口定義
D型頭管腳號 信號定義 D型頭管腳號 信號定義
1 DO16 20 DO15
2 DO14 21 DO13
3 DO12 22 DO11
4 DO10 23 DO9
5 DO8 24 DO7
6 DO6 25 DO5
7 DO4 26 DO3
8 DO2 27 DO1
9 CLK1 28 CLK2
10 EI 29 OCLK
11 GND 30 AGND
12 DA8 31 AGND
13 DA7 32 AGND14 DA6 33 AGND
15 DA5 34 AGND
16 DA4 35 AGND
17 DA3 36 AGND
18 DA2 37 AGND
19 DA1
表2 37芯D型頭與扁平電纜管腳對應表
D型頭管腳號 扁平電纜管腳號 D型頭管腳號 扁平電纜管腳號
1 1 20 2
2 3 21 4
3 5 22 6
4 7 23 8
AIGC
當然可以。PCI8324A/B/AF/BF 是一種高性能的數據采集卡,它遵循PCI(Peripheral Component Interconnect)工業(yè)標準,專為嵌入式系統(tǒng)和實驗平臺設計。這款卡系列提供了多通道、模擬輸入(A/D轉換器)以及數字輸入/輸出功能,能夠以高速率實時采集來自各種傳感器或設備的信號。
- PCI8324A:基本型號,可能具有16個獨立的模擬輸入通道,支持±10Vdc范圍內的信號采樣,并且具備一定的濾波和信號調理能力。
- PCI8324B:在PCI8324A的基礎上增加了對熱電偶和補償電路的支持,特別適用于需要高精度溫度測量的應用場景。
- PCI8324AF:可能是帶同步光纖接口(FOA)的版本,提供光纖傳輸選項,用于長距離、高速、同步的數據采集應用,適合于分布式系統(tǒng)或者遠距離設備監(jiān)控。
- PCI8324BF:進一步擴展了特性,可能包括故障檢測和自我診斷功能,提高了系統(tǒng)的可靠性和穩(wěn)定性。
"PCI8324A/B/AF/BF PCI總線數據采集卡簡明手冊"會詳細介紹這些產品的硬件規(guī)格、軟件配置、接口說明、驅動程序安裝、系統(tǒng)兼容性、使用方法、示例代碼、性能參數、誤差分析與校準等內容,幫助用戶充分理解和操作這一高效的數據采集解決方案。
PCI8324A/B/AF/BF PCI總線數據采集卡簡明手冊的相關資源推薦
會員專享
會員限時八折,點擊立即查看
升級會員獲取海量資源免費下載
會員免費下載
5D幣 購買
上傳資源賺收益
格式:pdf
瀏覽:168
收藏:0
瀏覽:168??|??
收藏:0
上傳時間:2009-07-28
大?。?span style="color: #444444;" data-v-557cf15e>137.1K
舉報
排名
昵稱
瓦特值